您好,欢迎来到好土汽车网。
搜索
您的当前位置:首页PROTEUS_VSM介绍

PROTEUS_VSM介绍

来源:好土汽车网
PROTEUS VSM介绍

Proteus VSM包括原理布图系统ISIS、带扩展的Prospice混合模型仿真器、动态器件库、高级图形分析模块和处理器虚拟系统仿真模型VSM,是一个完整的嵌入式系统软、硬件设计仿真平台。

Proteus 虚拟系统模型组合了混合模式的PROSPICE电路仿真、动态器件和微控制器模型实现了完整的基于微控制器设计的协同仿真。第一次真正使在物理原型出来之前对这类设计的开发和测试成为可能。

特点: 󰁺 支持ARM7,PIC ,AVR,HC11以及8051系列的微处理器CPU模型,更多模 型正在开发中,更新信息请参见网页; 󰁺 交互外设模型有LCD显示、RS232终端、通用键盘、开关、按钮、LED等; 󰁺 强大的调试功能,如访问寄存器与内存,设置断点和单步运行模式; 󰁺 支持如IAR、Keil和Hitech等开发工具的源码C和汇编的调试; 󰁺 一键“make”特性:一个键完成编译与仿真操作; 󰁺 内置超过6000标准SPICE模型,完全兼容制造商提供的SPICE模型; 󰁺 DLL界面为应用提供特定的模式; 󰁺 基于工业标准的SPICE3F5混合模型电路仿真器 󰁺 14种虚拟仪器:示波器、逻辑分析仪、信号发生器、规程分析仪等; 󰁺 高级仿真包含强大的基于图形的分析功能:模拟、数字和混合瞬时图形;频率;转换;噪声;失真;付立叶;交流、直流和音频曲线; 󰁺 模拟信号发生器包括直流、正旋、脉冲、分段线性、音频、指数、单频FM;数 字信号发生器包括尖脉冲、脉冲、时钟和码流; 󰁺 集成PROTEUS PCB设计形成完整的电子设计系统。 在设计中您可以使显示如LED/LCD和输入如开关/按钮等相互作用,仿真是在几乎实时状态下进行的:一台300 MHz Pentium II 能实时仿真一个时钟超过12MHz的8051系统。Proteus VSM亦能提供扩展的调试能力包括 在汇编或C等高级语言下设置断点、单步和显示变量。

VSM架构允许任何人包括用户附加动态模型,很多类型的动态模型无需编程就可创建,开发者将被提供一个文件化的界面来写他们自己的模型类似Windows DLL。 这些模型既能实现纯粹电子特征,又能组合图形化特征,以致几乎所有特定外设的应用都能被仿真。

一个具有数字键盘和LCD输出的8051计算器设计在ISIS schematic的例子,该仿真可以由8051寄存器窗口或可视化源码调试窗口暂停。

原理图布图:ISIS

Proteus VSM 使用我们的被广泛证明的Schematic Capture软件作为设计和开发的平台,ISIS是一个被长时间使用组合有很多易用的功能强大的编辑工具,其schematic capture既支持仿真与支持PCB设计。用于Proteus VSM测试的设计可产生我们的PCB设计软件或第三方PCB设计工具需要的网表。ISIS对图的处理能力非常强,包括线宽、填充类型、字符等, 这些功能对电路的完整的图形化动态仿真非常需要。

电路仿真:proSpice Simulation

Proteus VSM的核心是ProSPICE,这是一个组合了SPICE3F5模拟仿真器核和基于快速事件驱动的数字仿真器的混合的仿真系统,SPICE内核的使用使您能采用数目众多的供应厂商提供的SPICE模型,目前该软件包包含有约6000个模型。

Proteus VSM包含大量的虚拟仪器如示波器、逻辑分析仪、函数发生器、数字信号波型发生器、时钟计数器、虚拟终端以及简单的电压计、电流计。此外仿真器能通过色点来显示每个管脚的状况,这点在单步调试IO码时绝对非常有用。

VSM 虚拟逻辑分析仪

微处理器软件的协同仿真:VSM

Proteus VSM最令人激动、最重要的特点是它能把微处理器软件作用在处理器上并和连接该微处理器的任何模拟和数字器件协同仿真。

微处理器模型和其它器件的模型一道驻流在原理设计中,它仿真执行目标码,就像在真正的单片机系统上。如果程序代码向一个外设口写,电路中逻辑电平会相应变化,如果电路改变改微处理器管脚的状态,这些也可以在您的程序代码中看到,就象真实系统一样。

VSM CPU模型能完整仿真I/O口、中断、定时器、通用外设口和其它与CPU有关的外设资源,它是一个使外设与外部电路相互作用模型化为波形的简便的软件仿真器。

VSM甚至能仿真多个CPU,它能便利处理两个或以上微控制器的联结与设计。

源码级调试

由于Proteus VSM有能实时仿真微控制器系统的独特的特点,这使它可以实现单部执行仿真,就像您正在使用优秀的软件调试器。除了单执行仿真外,您还能观察到整个设计的效果,包括外部到微控制器。

VSM 能达到上述效果依赖于所采用的微控制器类型及相关的编译器。

8051计算器设计的调试窗口

模型库:

除了微控制器模型外,VSM包含超过6000种器件模型:

󰁺 标准电子元件:电阻、电容、二极管、 transistors、 SCRs、 op-couplers、 op-amps、

555 timer等 ; 󰁺 74 系列TTL和 4000系列 CMOS器件 󰁺 存储器:ROM、RAM、EEPROM、I2C器件等; 󰁺 微控制器支持的器件如I/O口、USART等; 󰁺 Proteus VSM 库同样包含大量复杂的外设模型:

Proteus VSM除上述库外,同样包含大量复杂的外设模型:

󰁺 7段LED、灯和标志; 󰁺 字苻和图形LCD 显示; 󰁺 通用矩阵键盘; 󰁺 按钮、开关和电压表; 󰁺 压电发声器和喇叭;

󰁺 直流、步进和伺服电机模型; 󰁺 RAM、ROM和I2C EEPROM;

󰁺 I2C、SPI和其它一线I/O扩充设备和外设; 󰁺 ATA/IDE硬件驱动;

󰁺 COM口和以太网口物理界面模型等。

上述计算器图显示进一步地验证外设模型是如何工作的

就在此时此刻,至少有一家公司正在为Proteus VSM开发模型,请留意更新的进展。 您也能创建您自己的模型,在Proteus VSM包里有SDK解释创建模型的多种方法。

一、ISIS 智能原理图输入系统

ISIS是PROTEUS系统的中心,它远不仅是一个图表库。它是具有控制原理图画图的外观的超强的的设计环境。无论用户的要求是快速实现复杂设计的仿真以及PCB设计,还是设计精美的原理图以供出版,ISIS是您的最好工具。

特性: 󰁺 生成出版质量的原理图; 󰁺 风格模板允许提供库部件的用户化; 󰁺 鼠标驱动和内容关联的用户界面;以及接点的布置和切除󰁺 自动走线,󰁺 参数表示子电路元件值的层次设计 󰁺 包括子电路端口以及总线引脚的总线支持 󰁺 挑选元件或建立新库元件可预览PCB 封装 󰁺 完全体现多元器件的同性和异性󰁺 包括相应对话框用户化的元件特性的精细管理 󰁺 超过8000元件的大型元件库。完全适用于仿真模型 󰁺 网表格式:Labcenter SDF,SPICE,Tango,Boardmaker,EEDeginer,Futurenet,Racal &Valid 󰁺 电器标准检查以及元件报告清单󰁺 可彩色或单色输出到Windows 打印装置 󰁺 图形输出格式:WMF,BNP,DXF,EPS以及HPGL 出版质量的原理图

ISIS提供给用户图形外观包括线宽、填充类型、字符等的全部控制,使用户能够生成如杂志上看到一样精美的原理图,远胜过CAD软件绘制出的稀薄的线条。画完图可以以图形文件输出,或者拷贝到剪切板以便其他文件使用。这就使得ISIS成为制作技术文件,学术论文,项目报告的理想环境,也是PCB设计的一个出色的前端。 画图的外形由风格模板定义。此外,此方案允许用户定制元件库提供的库部件的外观

用户界面

如何使最常用的画图操作尽可能地变得又快又容易?ISIS有一个无连线方式,用户只需点击元件的引脚或者先前布好的线,就能实现布线。此外,布置,编辑,移动,和删除操作能够直接用鼠标实现,无需去点击菜单或图标。

自动布线

点击想要连接的两个引脚,就能将简单地实现布线。在特殊的位置需要布线,用户只需在中间的角落点击。自动布线也能在元件移动的时候操作,自动地解决相应的连线。节点自动布置和移除。节约时间的同时,避免其他方面可能引起的错误。也可以手工布点,但是布点以后需要连线。

层次设计 和支持通常的多图纸设计,ISIS支持层次 设计。特殊的元件能够定义为通过电路图 表表示的模块,能够任意设定层次,将模 块像标准元件或可设置或切除的界面断口 所在的特殊子电路块一样绘制出来。 总线支持 ISIS提供的不仅是一根总线,还能由总线引脚定义元件和子电路。因此,一个连接 在处理器和存储器之间的32位的处理器总 线可以用单一的线表示,节省绘图的时间 和空间。 元件库 ISIS提供一8000部件的元件库,包括标准符号,三极管,二极管,热离子管,TTL, CMOS。ECL,微处理器以及存储部件, PLDs,模拟ICs和运算放大器。 可视封装工具 原理图和PCB库部件的匹配是由包装工具 简化的。在原理图部分的引脚旁边将显示 PCB的封装,并允许每个引脚名对应文本和图形的引脚号码。

多个部件 ISIS的元件库部分使所有的通用的单个元件(555定时器),同性多元器件和异性多元器件的成为可能。连接器也将每个引脚显示出来,以便于从原理图中区分出来,而不需将所有的连线接到单一的部分。 元件属性 设计中的每个元件都有一定数目的特性或性质。某些特性控制软件的专用功能,用户也可以添加自己的特性。一旦库建立,就能提供默认值以及属性定义。属性定义提供大量的属性描述,当修改元件时,将显示在它编辑的区域内。 生成报告 ISIS支持许多第3方网表格式,因此能为其他软件使用。设置材料报表后可以填加用户所需的元件属性,也可设置属性列以挑选一定数目的属性。ERC报告可列出可能的连线错误,如未连接的输入,矛盾的输出以及未标注的网络标签。二、ProSPICE: Spice 3F5混合型仿真器

PROSPICE是结合ISIS原理图设计环境使用的混合型电路仿真器。基于工业标准SPICE3F5的模拟内核,加上混合型仿真的扩展以及交互电路动态,PROSPICE为您提供开发和测试设计的强大交互式环境。

电路仿真

完全集成的环境

系统特性: 󰁺 完全集成原理图布图环境; 󰁺 以虚拟仪器以及用户可定义的动态元件支持基于曲线图和交互电路模型; 󰁺 14种虚拟仪器:直流电压/电流表、交流电压/电流表、信号发生器、数 字发生器、示波器、逻辑分析仪、频率计数虚拟终端、SPI调试器、I2C调试器和逻辑探头; 󰁺 独特的Proteus VSM技术以实现微 处理器设计的协同仿真; 能够模拟仿真 : 指󰁺 真实的 Berkeley SPICE3F5 模拟仿真 器 器核 , 并为真正的混合模式操作提供 扩展; 󰁺 基于曲线图的分析:操作点,瞬时现象,频率,直流电压转换曲线,直流电压参数特性,交流电压参数特性,噪音,失真,傅立叶,输入输出阻抗; 󰁺 高级仿真单元如MOSFET Level3,BSIM版本3,MESFET,损耗传输线,以及基于表达式的任意源文件; 󰁺 直接兼容厂商的 SPICE模型; 󰁺 模型库提供超过 6000种模型; 数字仿真: 󰁺 事件驱动数字仿真模型定时,失灵以及浮动输入特性; 󰁺 Fusemap 模型允许从JEDEC文件中直接仿真PLD; 󰁺 完全以定时信息设置TTL和CMOS模型; 󰁺 一致性分析便易于嵌入系统的自动测试。

PROTEUS中的整个电路仿真是在ISIS原理图设计模块下延续下来的,原理图中,曲线图和电路激励以及直接布置在线路上的探针一起,出现在元件的旁边。任何时候都能通过按下空格键对电路进行仿真,编辑模拟将急速旋转。仿真器有独自的应用窗口和用户界面。 基于图表或交互式仿真 根据传统的基于曲线图的电路仿真,Proteus VSM提供了完全交互电路动态曲线。用户 用鼠标操作元件模型来控制设计,并能够从 示屏上观察到过程。此外提供了很多虚拟仪 器,如电压计,电流计,示波器。这些虚拟 仪器使的电路仿真非常直观,如同在实际一起上操作一样。 可升级到Proteus VSM协同仿真

如果您的设计中需要如PIC,AVR,MCS8051/52,或者68HC11处理器,可购买VSM附加模型。此技术允许用户实时仿真包括所有相关电子器件在内的完全基于

微处理器的设计。 大型设计的部分仿真 PROTEUS用来为PCB设计做整个设计的入口,可能不适合在整个原理图上进行仿真。例如,在测试晶振驱动的数字逻辑的时候,对晶振如模拟电路一样进行仿真是没有意义的。Proteus可以实现部分仿真。通过对坐标的分析,只有处于输入激励和测量点

之间的得到仿真。

卓越的建模工具 用户可以创建自己的元件模型,ISIS中支持分等级设计用户能够创建虚拟的测试步骤来开发元件模型。任何模型的更改都能够快速的评估出来并像预编译网表简单地将模型存盘。用户也可以使用VSM API在Windows DLLs里用C++等编程语言实现模拟和数字模型。 SPICE3F5仿真器内核 PROSPICE是在加州Berkeley大学开发的基于工业标准的SPICE模拟仿真器。包含了最近集中的科技以及原型。PROSPICE使用了Berkeley的源代码,保证在数字结果方面以及生产商SPICE模型的最好兼容性。 真正的混合型仿真 PROSPICE结合一定的标准SPICE扩展,使得能够用事件驱动范例建模数字电路。对于三极管标准性能的建模就较为有效。 当同时出现模拟和数字部件时,两种技术将平行的使用,以提供最适宜的性能和准确性。 完全兼容厂商的模型 越来越多的元件生产商在提供传统的 数据书籍的同时也提供 选择 SPICE模型。PROSPICE您将从中能够得到最大的益处。我们强调使用 Berkeley代码来分析 SPICE的兼容性。 网表以确保最大可能 特性丰富的数字仿真 PROSPICE 动数字仿真器, 结合一完整特性的事件驱只要出现数字元件就能自动调用。 数字仿真范例将定时器,故障性能, 浮动输入以及未定义状态正确地建模 -要注意到不是所有所谓的混合型仿真器都能如此。 PLD 建模 PROSPICE 包括了代表PLD fusemaps的特殊数字原型。 这些装置能够用来构建任何可编程逻辑装置的模型。 元件库提供通用 PLD装置的专用模型。如何编程装置的资料可以直接从 PLD汇编程序产生的 JEDEC文件中阅读。因此,您不会因使用任何特殊 PLD开发系统而受限。 一致性分析 这个独特的特性将一套新的仿真结构 和预先检测的样点的参考数据相比较。 结合嵌入软件的 VSM的协同仿真,成为极有力的质量保证工具, 能够自动地检测硬件或软件不必要的更改。 三、Advanced Simulation

高级图形仿真

ProSPICE高级仿真选件可以加入到所有Proteus PCB Design和 Proteus VSM产品中,

它以全图形化的分析界面扩展了基础仿真器的功能。

基于图形化的仿真是传统的SPICE仿真的表皮,在这里,您首先画一个电路,设置信号源发生器,选定需要观测的点,然后运行仿真器,当仿真完成,结果就显示出来,然后您就可对结果进行分析。ISIS和ProSPICE使这些工作做起来毫不费力。

画完原理图后,通过设置一个带有属性设置的图形,选择您需要的电路分析类型,您想要多少个图都可以。图形类型包括:模拟、数字和混合瞬时图形;频率;转换器;噪声;失真;付立叶;交流、直流和音频曲线。最后这个类型不仅能被用于捕捉和显示暂态数据,而且可以通过一个声卡放出来。然后,加入并配置一个信号源到仿真电路里,把探针放到观测点,在仿真时这些能象电路里的元件一样变化。模拟信号发生器包括直流、正旋、脉冲、分段线性、音频、指数、单频FM;数字信号发生器包括尖脉冲、脉冲、时钟和码流。最后,加入多个信号源和探针,在图形上可以选择要观察和跟踪的对象。对特定的一些探针和信号源形成的特定的图形足够显示电路的哪部分仿真了,进行了哪种分析。

通过画图就可形成一个分段线性的信号源波形

高级仿真的特点:

当您购买了高级仿真选件并加入到任何Proteus PCB Design或 Proteus VSM产品包后,高级仿真的功能就具备了,它们是附加在基础仿真器之上的。

* 标准SPICE分析包括:模拟瞬态、数字瞬态、混合模式瞬态、频率、付立叶、噪声、失真、转换沿、直流特性、交流特性和工作点。

* 图形显示模拟、数字和总线数据。频谱显示增益和相位。 * 音频分析形成波形或在声卡上播放。

* 交互仿真后,捕捉结果到图形上,并进行交互的分析。 * 数字信号一致性分析,后面会详细介绍该质量保证工具。 * 探针所观测点的电压或电流可以数字标示出来。 * 使用图形的图标可以精确度量。

* 以CSV格式将仿真结果输出给其它软件如EXECL。

一致性分析:一个独特的质量保证工具

一致性分析是比较两次不同的数字仿真结果。经常会发生这样的情形:对一个先前已经通过的设计进行了修改,但需要快速测试该修改有没有造成对其它部分不希望发生的影响。尤其在一个基于微控制器的应用中,源码该动后,需要对整个固件进行重新测试。

四、VSM:Virtual System Modelling

1、 Proteus VSM for ARM/LPC2000

Proteus VSM for ARM/LPC2000包含您开发和仿真基于ARM7内核的Phillips LPC2000 32位处理器的嵌入式系统的所有功能: 模块包括:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 Phillips LPC2000 系列CPU模型库;

󰁺 ARM7TDMI and ARM7TDMI-S 内核模型;. 󰁺 ProSPICE 协同仿真引擎;. 󰁺 全部VSM 外设库。 特点:

󰁺 支持ARM和THUMB指令系统;

󰁺 支持片上外设的所有硬件模型,包括:GPIO, timers, RTC, UARTs, SPI,

I2C, MAM, PLL, ADC 和watchdog timer; 󰁺 支持VIC中断子系统的全部功能; 󰁺 高达10MIPS仿真速度;

󰁺 配有IAR Embedded Workbench 和 Keil UV3调试器的驱动。 CPU模型:

󰁺 LPC2104, LPC2105, LPC2106 󰁺 LPC2114, LPC2124

󰁺 ARM7TDMI and ARM7TDMI-S core models 支持的编译器:

󰁺 IAR's ARM Compiler (EWARM). 󰁺 GNU ARM compiler

󰁺 Keil ARM compiler (KARM)

2、 Proteus VSM for 8051/8052

Proteus VSM for 8051/8052包含您开发和仿真基于如下处理器的嵌入系统的所有功能: 80C31/80C51, 80C32/80C52, 80C and 80C58,具体处理器为 Atmel AT、 Philips 8051FX、 8051RX variants. 模块包括:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 80XXX 系列CPU模型库; 󰁺 ProSPICE 协同仿真引擎; 󰁺 全部VSM 外设库。

CPU模型:

󰁺 Generic 80C31, 80C32, 80C51, 80C52, 80C and 80C58. 󰁺 Atmel ATC51, ATC52 and ATC55.

󰁺 Atmel ATC51RB2, ATC51RC2 and ATC51RD2 (the the X2

mode and SPI are not modelled.)

󰁺 Philips P87C51FX, P87C51RX+. (i.e. FA, FB, FC, RA+, RB+, RC+, RD 特点:

󰁺 全部 8051指令系统和SFRs; 󰁺 所有IO操作;

󰁺 所有片上外设的各种操作模式:包括 timers 、UART; 󰁺 所有中断模式;

󰁺 内部产生处理器时钟以优化经济结构性能,I/O和其它事件定时器精确至

一个时钟相位;

󰁺 程序和外部数据存储器能被仿真为内部模型,以提高吞吐量,或仿真为外

部模型以验证硬件设计;

󰁺 提供内部一致性代码检查功能;

󰁺 完整集成ISIS的源码级调试和源码管理系统。 󰁺 支持集成Keil等第三方编译器和调试器。 支持的编译器:

󰁺 Keil C51 / µVision 2 󰁺 IAR

3、 Proteus VSM for PIC10 / PIC12

Proteus VSM for PIC10/12包含您开发和仿真基于microchip公司PIC10、PIC12

系列处理器的嵌入系统的所有功能。

软件包包含:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 PIC10 / PIC12 系列CPU模型库; 󰁺 ProSPICE 协同仿真引擎; 󰁺 全部VSM 外设库。 CPU模型:

󰁺 PIC 10F200, 10F202. 10F204, 10F206 NEW

󰁺 PIC12C5xx Family (12C508A, 12C509A, 12CE518, 12CE519). 󰁺 PIC12C6xx Family (12C671, 12C672, 12CE673, 12CE674). 󰁺 PIC12F6xx Family (12F629, 12F675). 特点:

󰁺 全部指令系统;

󰁺 所有口和I/Opin操作;

󰁺 所有定时器:看门狗、休眠和唤醒模式; 󰁺 ADC;

󰁺 模拟信号比较器和基准电压; 󰁺 支持所有中断模式;

󰁺 内部产生处理器时钟以优化经济结构性能,I/O和其它事件定时器精确至

一个时钟相位;

󰁺 提供内部一致性代码检查功能;

󰁺 完整集成ISIS的源码级调试和源码管理系统。 支持工具:

󰁺 Microchip MPLAB 󰁺 IAR 󰁺 Proton 󰁺 Hi-tech

4、 Proteus VSM for PIC16

Proteus VSM for PIC16包含您开发和仿真基于microchip公司PIC16系列处理器

的嵌入系统的所有功能。

软件包包含:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 PIC16 系列CPU模型库; 󰁺 ProSPICE 协同仿真引擎; 󰁺 全部VSM 外设库。 CPU模型:

󰁺 PIC 16C6x Family (16C61, 16C62B, 16C63A, 16CA, 16C65B, 16C66,

16C67

󰁺 PIC 16C7x Family (16C72A, 16C73B, 16C74B, 16C76, 16C77). 󰁺 PIC 16F8x Family (16F83, 16F84A, 16F87, 16F88).

󰁺 PIC 16F87x Family (16F870, 16F871, 16F873, 16F874, 16F876,

16F877).

󰁺 PIC 16F62x Family (16F627, 16F628, 16F8). 特点:

󰁺 全部指令系统;

󰁺 所有口和I/Opin操作;

󰁺 所有定时器:看门狗、休眠和唤醒模式;

󰁺 支持在任何模式下的双Capture-Compare-PWM (CCP)模块; 󰁺 支持部分器件的Parallel Slave Port (PSP);

󰁺 支持Master Synchronous Serial Port (MSSP)在SPI和I2C主从模式中;. 󰁺 ADC;

󰁺 支持所有模式的USART; 󰁺 模拟信号比较器和基准电压; 󰁺 支持所有中断模式;

󰁺 内部产生处理器时钟以优化经济结构性能,I/O和其它事件定时器精确至

一个时钟相位;

󰁺 提供内部一致性代码检查功能;

󰁺 完整集成ISIS的源码级调试和源码管理系统。 支持工具:

󰁺 Microchip MPLAB 󰁺 IAR 󰁺 Proton 󰁺 Hi-tech

󰁺 Bytecraft

5、 Proteus VSM for PIC18

Proteus VSM for PIC18包含您开发和仿真基于microchip公司PIC18系列处理器

的嵌入系统的所有功能。

软件包包含:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 PIC16 系列CPU模型库; 󰁺 ProSPICE 协同仿真引擎; 󰁺 全部VSM 外设库。 CPU模型:

󰁺 PIC18F242, PIC18F252, PIC18F442, PIC18F452 󰁺 PIC18F248, PIC18F258, PIC18F448, PIC18F458 󰁺 PIC18F1220, PIC18F1320.

󰁺 PIC18F2220, PIC18F2320, PIC18F2420, PIC18F2520, PIC18F2620. 󰁺 PIC18F6520, PIC18F8520, PIC18F6620, PIC18F8620, PIC18F6720,

PIC18F8720.

󰁺 PIC18F4220, PIC18F4320, PIC18F4420, PIC18F4520, PIC18F4620 󰁺 PIC18F2410, PIC18F2510, PIC18F2610, PIC18F4410, PIC18F4510,

PIC18F4610

󰁺 . PIC18F2515, PIC18F4515

󰁺 PIC18F2525, PIC18F4525, PIC18F6585, PIC18F6680 特点:

󰁺 全部指令系统;

󰁺 所有口和I/Opin操作;

󰁺 所有定时器:看门狗、休眠和唤醒模式;

󰁺 支持在任何模式下的双Capture-Compare-PWM (CCP)模块; 󰁺 支持部分器件的Parallel Slave Port (PSP);

󰁺 支持Master Synchronous Serial Port (MSSP)在SPI和I2C主从模式中;. 󰁺 ADC;

󰁺 支持所有模式的USART; 󰁺 模拟信号比较器和基准电压; 󰁺 支持所有中断模式;

󰁺 内部产生处理器时钟以优化经济结构性能,I/O和其它事件定时器精确至

一个时钟相位;

󰁺 提供内部一致性代码检查功能;

󰁺 完整集成ISIS的源码级调试和源码管理系统。 支持工具:

󰁺 Microchip MPLAB 󰁺 IAR 󰁺 Proton 󰁺 Hi-tech 󰁺 CCS

6、 Proteus VSM for AVR

Proteus VSM for AVR包含您开发和仿真基于ATMEL公司AVR系列处理器的嵌入

系统的所有功能。

软件包包含:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 AVR系列CPU模型库; 󰁺 ProSPICE 协同仿真引擎; 󰁺 全部VSM 外设库。 CPU模型:

󰁺 所有AVR处理器 特点:

󰁺 全部指令系统;

󰁺 所有口和I/Opin操作; 󰁺 所有计数器/定时器; 󰁺 SUART 󰁺 SPI

󰁺 Atmel Two Wire Interface (TWI). 󰁺 外部SRAM接口; 󰁺 ADC;

󰁺 模拟信号比较器和基准电压; 󰁺 支持所有中断模式;

󰁺 内部产生处理器时钟以优化经济结构性能,I/O和其它事件定时器精确至

一个时钟相位;

󰁺 提供内部一致性代码检查功能;

󰁺 完整集成ISIS的源码级调试和源码管理系统。 支持工具: 󰁺 IAR

󰁺 ImageCraft 󰁺 Codevision 󰁺 GNU

7、 Proteus VSM for HC11

Proteus VSM for AVR包含您开发和仿真基于Freescale控制器的嵌入式系统的所

有功能。

软件包包含:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 HC11系列CPU模型库; 󰁺 ProSPICE 协同仿真引擎; 󰁺 全部VSM 外设库。 CPU模型:

󰁺 MC68HC11A8 󰁺 MC68HC11E9

特点:

󰁺

󰁺 支持单片和扩展模式;

󰁺 所有在片外设:capture timers, COP, pulse accumulator, ADC, SPI and

SCI;

󰁺 EEPROM操作;

󰁺 内部产生处理器时钟以优化经济结构性能,I/O和其它事件定时器精确至

一个时钟相位;

󰁺 程序和外部数据存储器能被仿真为内部模型,以提高吞吐量,或仿真为外

部模型以验证硬件设计;

󰁺 提供内部一致性代码检查功能;

󰁺 完整集成ISIS的源码级调试和源码管理系统。 支持工具: 󰁺 IAR

8、 Proteus VSM for Basic Stamp

Proteus VSM for AVR包含您开发和仿真基于Basic Stamp控制器的嵌入式系统的

所有功能。

软件包包含:

󰁺 原理图布图:ISIS schematic capture.; 󰁺 Basic Stamp系列CPU模型库; 󰁺 ProSPICE 协同仿真引擎; 󰁺 全部VSM 外设库;

󰁺 VSM Virtual Stampworks.. CPU模型:

󰁺 BS1, BS2, BS2e, BS2sx, BS2p24, BS2p40, BS2pe 特点:

󰁺 全部指令系统; 󰁺 随意的RAM读写; 󰁺 Multi-slot programs

󰁺 使用POLLX指令的随机中断;

󰁺 辅助 I/O capability of the 40 pin, BS2p40 device 󰁺 BS2 调试指令和内部UART;

󰁺 完全的SERIN/SEROUT formatter list

󰁺 完整集成ISIS的源码级调试和源码管理系统。 󰁺 支持带memory (code/data), variable, 和scratch

RAM 检查窗口的调试。.

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- howto234.com 版权所有 湘ICP备2022005869号-3

违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务